Es Ingeniero en Comunicaciones y Electrónica (1997) y Maestro en Ciencias en Ingeniería de Cómputo (1999) del Instituto Politécnico Nacional. Es candidato para obtener el grado de Doctor en Ciencias de la Computación por el CIC-IPN. Las áreas de interés son: Arquitectura de computadoras, Seguridad en hardware, Diseño digital (HDL), Procesamiento Digital de Señales.
M. en C. en Ingeniería de Cómputo (1997)
Ing. en Comunicaciones y Electrónica (1997)
Nivel SNII:
I (2010-2011 )
Email:
espinosa@cic.ipn.mx
Extensión(es):
56659
| Programas Académicos | |
|---|---|
| MCIC - Sistemas y Tecnologías Computacionales de Alto Desempeño | Tiempo Parcial |
| Título | Descripción | Fecha | |
|---|---|---|---|
| Building an Analog Circuit Synapse for Deep Learning Neuromorphic Processing | Mathematics | 2024-07-20 |
| Título | Descripción | Fecha | |
|---|---|---|---|
| Analog processing based on quasi-infinite resistors | Computacion y Sistemas | 2013-12-01 |
| Título | Descripción | Fecha | |
|---|---|---|---|
| Digital fuzzy inference engine simulator | Research in Computing Science | 2007-10-01 | |
| FPGA implementation of Hebbian neural network for engineering educational | Research in Computing Science | 2007-01-01 | |
| Performance comparation on secure processors using a temporized page encryption technique | Research in Computing Science | 2007-01-01 | |
| Using a temporization technique for page encryption on secure processors | Research in Computing Science | 2007-12-01 |
| Título | Descripción | Fecha | |
|---|---|---|---|
| Low cost multi-channel data acquisition system with graphical hmi | Research in Computing Science | 2006-01-01 |
| Título | Descripción | Fecha | |
|---|---|---|---|
| Análisis del desempeño de un filtro para el mejoramiento de huellas dactilares | Research on Computing Science | 2005-01-01 | |
| Register file optimization for low power using the zero detect technique | Research on Computing Science | 2005-01-01 |
| Título | Descripción | Fecha | |
|---|---|---|---|
| IPN Sustainability Program: Solar Photovoltaic Electricity Generation and Consumption Reduction | 2nd Ibero-American Congress of Smart Cities, ICSC-CITIES 2019 | 2019-10-07 |
| Título | Rol | |
|---|---|---|
| Aplicaciones de modelos de Deep Learning de Inteligencia Artificial para tareas de Reconocimiento de señales Electroencefalográficas | Colaborador | |
| Diseño e implementación del controlador de interrupciones y convertidor A/D para el núcleo de un DSP. | Colaborador | |
| Control de sistemas dinámicos utilizando inteligencia artificial y técnicas adaptivas | Colaborador | |
| Desarrollo de módulos de sensores sísmicos para evaluación de la salud de estructuras. | Colaborador |
| Título | Rol | |
|---|---|---|
| Desarrollo de un núcleo criptográfico para cómputo seguro | Colaborador | |
| Sistema de Internet de las cosas para el monitoreo y análisis del consumo de agua | Colaborador | |
| Tecnologías abiertas para el desarrollo de SoC basados en el ProcesadorLagarto-I RISCV y S.O. Linux para la Academia y la Investigación | Colaborador | |
| Modelos de Inteligencia Artificial aplicados a las tareas de reconocimiento de señales de EEG para interfaces cerebro-computadora, así como en la transcripción musical | Colaborador | |
| Neurona pulsante de tipo integración y disparo con fuga implementada en un sistema en chip | Colaborador |
| Título | Rol | |
|---|---|---|
| Tecnologías abiertas para el desarrollo de SoC basados en el Procesador Lagarto-I RISCV y S.O. Linux para la Academia y la Investigación. | Colaborador | |
| Integración y operación de los módulos de hardware y software de un EEGrafo de 16 canales | Colaborador | |
| “Desarrollo de Unidades Aceleradoras vectoriales/IA para procesadores RISC-V | Colaborador | |
| Plataforma de Internet de las cosas para el monitoreo de la contaminación ambiental | Colaborador | |
| Plataforma de Internet de las cosas para el monitoreo de la contaminación ambiental | Colaborador |
| Título | Rol | |
|---|---|---|
| Diseño en un FPGA de un filtro adaptativo con base en una función kernel. | Colaborador |
| Título | Rol | |
|---|---|---|
| “Solución Integral para soportar el Proceso Operativo de Entrega de Correspondencia y Envíos en el Servicio Postal Mexicano”. | Colaborador | |
| Lagarto I: Un Procesador RISC de 32 bits para Sistemas en un Chip | Colaborador |
| Título | Rol | |
|---|---|---|
| Desarrollo de Procesadores de Alto Desempeño para Sistemas en Chips Programables | Colaborador |
| Título | Rol | |
|---|---|---|
| Impartición de dos cursos de 20 horas cada uno (Curso intermedio y avanzado de Electrónica Digital y Procesamientos de Señales con VHDL y FPGA´S. | Colaborador |
| Título | Rol | |
|---|---|---|
| Impartición de tres cursos de 15 horas cada uno (Curso de Electrónica Digital con FPGA y VHDL, Curso de Sistema Digitales, Curso de Procesamientos de Señales con FPGA | Colaborador | |
| Automatización del Sistema de Gestión Judicial | Colaborador | |
| Diseño, análisis, caracterización y prueba de un conjunto de micro sensores y micro actuadores con tecnología MEMS (Sistemas Micro-Electro-Mecánicos), llamados Desarrollos Académicos. | Colaborador | |
| Micro-Tecnología y Micro-Arquitectura de procesadores de alto desempeño. | Colaborador | |
| Sensores de gas microelectromecánicos (MEMS) basados en la detección de cambios de masa. | Colaborador |
| Alumno | Tesis | Programa | Rol | |
|---|---|---|---|---|
| José de Jesús Mata Villanueva | Administración de recursos hardware en arquitectura reconfigurables | MCIC | Director 2 | |
| Idarh Claudio Matadamas Ortiz | Aplicación de las redes neuronales pulsantes en el reconocimiento de patrones y análisis de imágenes | MCIC | Director 2 | |
| Daniel Valgañón Medécigo | Arquitectura de un procesador de señales digitales con módulos de procesamiento adaptativo | MCIC | Director 2 | |
| Nayeli Vega García | Diseño de un circuito para la evaluación de la Transformada Rápida de Fourier utilizando lógica programable | MCIC | Director 1 | |
| Gladis Elizabeth Santana Hernández | Diseño de un procesador usando lenguajes de descripción de hadware | MCIC | Director 1 | |
| Erick Brandon Cureño Contreras | Herramientas de evaluación de CPUs RISC-V a nivel de microarquitectura | MCIC | Director 2 | |
| Juan Carlos Herrera Lozada | Implementación de un controlador difuso (fuzzy controller) en un arreglo de compuertas programable en campo (fpga- field programmable gate array), utilizando lenguajes de descripción de hardware (desc | MCIC | Director 1 | |
| Alma Díaz Vázquez | Módulo para clasificación de señales, basado en redes neuronales de impulsos con histéresis | MCIC | Director 2 | |
| Víctor Hugo García Ortega | Sistema de reconocimiento de huellas dactilares para el control de acceso a recintos | MCIC | Director 1 | |
| Juan Francisco Islas Austria | Teleoperación de un sistema robotizado por medio de la tecnología Kinect | MCIC | Director 1 |
MCC: 1
MCIC: 4
| Alumno | Tesis | Programa | Rol | |
|---|---|---|---|---|
| Federico Antonio Hidalgo Mendoza | Diseño de bloques lógicos memristivos para el desarrollo de memorias de acceso aleatorio resistivas (RRAM) | MCIC | Director 1 | |
| Jesús Brandon Mañón Juárez | Diseño y síntesis de módulos de servicio de interrupciones y controlador de ADC para su implementación con procesadores de uso general y específico. | MCIC | Director 2 | |
| Luis Juventino Velásquez Hidalgo | Generador de señal de reloj para procesadores SOC | MCIC | Director 1 | |
| Juan Manuel Torres Delgadillo | Sistema de control para navegación autónoma de un cuadricóptero en entornos complejos y dinámicos, basado en redes neuronales recurrentes | MCIC | Director 1 | |
| Guerson Esaú Ramírez Peña | Solución de problemas combinatorios asociados al diseño de circuitos digitales usando aprendizaje por refuerzo | MCC | Director 1 |